SRS DG645數字延遲發生器? 數字脈沖發生器 斯坦福 Stanford Research Systems SRS進口代理

 

 

SRS DG645 數字延遲發生器數字脈沖發生器

Digital Delay Generator

主要特征:

  • 4個脈沖輸出
  • 8個延遲輸出(可選。)
  • 均方根抖動小于25 ps
  • 觸發速率高達10 MHz
  • 精密速率發生器
  • 快速過渡時間
  • 恒溫箱或Rb時基(可選。)
  • 以太網、GPIB和RS-232

DG645是一款多功能數字延遲/脈沖發生器,能夠以高達10 MHz的重復頻率提供精確定義的脈沖。這種儀器比老式的有幾處改進設計—下部抖動、更高精度、更快觸發速率和更多輸出。DG645還具有以太網、GPIB和RS-232儀器的計算機或網絡控制接口。

DG645數字延遲發生器

DG645是一款多功能數字延遲/脈沖發生器,能夠以高達10 MHz的重復頻率提供精確定義的脈沖。這種儀器比老式的有幾處改進設計—下部抖動、更高精度、更快觸發速率和更多輸出。DG645還具有以太網、GPIB和RS-232儀器的計算機或網絡控制接口。

延遲發生器定時

所有數字延遲發生器都通過計算快速時鐘(通常為100 MHz)的周期來測量時間間隔。大多數數字延遲發生器還具有短的可編程模擬延遲,以實現比時鐘周期更高分辨率的時間間隔。不幸的是,如果觸發器與時鐘不同相,可能會出現一個時鐘周期的時序不確定性(典型值為10 ns)。

DG645通過測量相對于內部時鐘的觸發時序并補償模擬延遲來消除時序不確定性。這種方法可將抖動降低約100倍,并允許內部速率發生器以任意速率工作,而不僅僅是時鐘頻率的幾分之一。

觸發

DG645有多種觸發模式。周期抖動小于100 ps的內部速率發生器可以在100 Hz至10 MHz范圍內設置,分辨率為1 Hz。具有可調閾值和斜率的外部觸發輸入可以觸發一個定時周期、一系列周期或單次觸發。一次擊發可以通過按鍵觸發。線路觸發器與交流電源同步運行。后面板觸發禁止輸入可以在一個定時周期內禁用觸發器或任何脈沖輸出。

DG645通過觸發器保持和預分頻特性支持多種復雜的觸發要求。

觸發釋抑設置連續觸發之間的最小時間。如果應用程序中的一個觸發事件產生了一個顯著的噪聲瞬變,需要時間在下一個觸發事件產生之前衰減掉,這是很有用的。觸發保持也可用于以輸入觸發速率的倍數觸發DG645。

觸發預分頻使DG645能夠與更快的信號源同步觸發,但頻率為原始觸發頻率的幾分之一。例如,DG645可以1 kHz觸發,但通過將觸發輸入預分頻80,000,可以與80 MHz鎖模激光器同步運行。此外,DG645還為每個前面板輸出包含一個獨立的預分頻器,使每個輸出能夠以觸發速率的倍數工作。

前面板輸出

有五個前面板輸出:T0、AB、CD、EF和GH。T0輸出在定時周期內有效。T的前沿0是零時間基準。編程延遲(A、B、C、D、E、F、G和H)設置為0 s至2000 s,分辨率為5 ps,用于控制四個脈沖輸出的前沿和后沿時序。

每個前面板輸出可以驅動50ω負載,并具有50ω源阻抗。輸出幅度可設置為0.5至5.0 V,輸出失調范圍可超過2 VDC,以提供幾乎任何邏輯電平(NIM、ECL、PECL、CMOS等)。).在任何輸出幅度下,輸出躍遷時間都小于2 ns。

后面板輸出

可選的后面板輸出可用于支持不同的應用。選項1提供了一個測試05 V邏輯電平下的輸出和8個編程延遲(A、B、C、D、E、F、G和H ),躍遷時間小于1 ns。選項2提供相同的輸出,但為30 V、100 ns脈沖,躍遷時間不到5 ns,適合高噪聲環境中的時序分配。選項3提供8個組合輸出,以5 V邏輯電平提供1至4個脈沖,躍遷時間不到1 ns。每個輸出都有一個50ω源阻抗。

時基

標準時基的精度為5 ppm,抖動為10-8,適用于多種應用。對于要求更高速率和延遲精度或降低速率和延遲抖動的用戶,可選擇時基。

對于標準時基,1 s延遲的定時誤差可能高達5 s,對于OCXO時基,200 ns,但是對于銣時基,僅為500 ps(全部在校準后一年)。)

對于短延遲,抖動典型值為20 ps。然而,對于1 s延遲,標準時基的抖動最高可達10 ns,而可選時基的額外抖動不到10 ps。

快速上升時間模塊

DG645前面板輸出的轉換時間小于2 ns。SRD1是一個附件,內置于一個直插式BNC連接器中,可將前面板輸出的上升時間降至100 ps以下。前面板最多可以連接五個SRD1s,以減少所有輸出的上升時間。


Related posts